Alur Perancangan IC dan Peralatannya
Catatan tentang Langkah-langkah dalam perancangan IC
Step 1.
Skema rangkaian dibuat dengan CADENCE Composer Schematic Editor, atau bisa menggunakan input berupa NETLIST
Step 2.
Rangkaian di simulasikan dengan simulator analog CADENCE AFFIRMA, simulator lainnya bisa digunakan, misalnya SPECTRE yg dijual bersama CADENCE atau dari vendor yang lain, misalnya HSPICE
Step 3.
Setelah simulasi dan mengisi semua spesifikasi rangkaian, LAYOUT bisa dibuat dengan mengunakan VIRTUOSO LAYOUT EDITOR
layout yang dihasilkan haruslah sudah memferivikasi beberapa aturan perancangan, misalnya dengan menerapkan Design Rule Check (DRC), kesalahan elektrik juga bisa dideteksi dengan menggunkan Electrical Rule Check (ERC)
Step 4.
Layout kemduain di bandingkan dengan sekma rangkaian untuk meyakinkan bahwa layout sudah benar dan akan berfungsi dengan baik, hal ini bisa dilakukan dengan menggunkan Layout Versus Schematic (LVS) Check.
Semua alat verifikasi ini sudah ada pada perangkat lunak DIVA yg terdapat pada CADENCE (untuk CADENCE versi powerful terdapat alat yang lebih akurat seperti DRACULA atau ASSURA untuk deep submicron technologies)
Last Step.
NETLIST termasuk semua layout parasitics harus di extract kemudian dilakukan simulasi akhir untuk netlist tersebut, ini disebut Post-layout Simulation, dilakukan dengan alat yg sama yang terdapat pada CADENCE
setelah layout yang sudah diverifikasi dapat berfungsi, maka layout akhir harus di konversi menggunakan Alat konversi dari CADENCE dengan hasil berupa file standar (tergatung dari pembuat…GDSII, CIF…dsb.